

# Arquitecturas Paralelas

Procesado Digital de la Señal en FPGA

### **Objetivos**

 Diseñar e implementar filtros FIR sobre FPGAs de Xilinx y Altera, usando arquitecturas paralelas aprovechando los recursos hardware que ofrecen estos dispositivos

### Contenido

- Introducción a las arquitecturas HW
- Arquitecturas paralelas
- Cuantificación de los filtros FIR
- Segmentación y Retiming
- Procesado entrelazado
- Paralelización de algoritmos



### **Arquitecturas HW**

Ej: Un sistema DSP tiene que calcular:

- Alg.1 (N1 mults)
- Alg.2 (N2 mults)
- Alg.3 (N3 mults)



<u>Caso 1:</u> fclk/fs > (N1+N2+N3)



### **Arquitecturas HW**

#### <u>Caso 2</u>: $(N1,N2,N3) < f_{clk}/f_s < (N1+N2+N3)$

- Se implementa por separado cada algoritmo
- Segmentación a nivel de bloque
- Arquitectura secuencial para cada algoritmo

#### **Caso 3**: $f_{clk}/f_{s} = 1$

- Se implementa por separado cada algoritmo
- Segmentación a nivel de bloque
- Segmentación interna de los algoritmos para conseguir la f<sub>clk</sub>



### **Arquitecturas HW**

#### Caso 4: $f_{clk}/f_s < 1$

- Se implementa por separado cada algoritmo
- Segmentación a nivel de bloque
- Paralelizamos cada algoritmo y segmentamos para alcanzar f<sub>clk</sub>



### Del algoritmo a la arquitectura

DSP

**FPGA** 

400 MHz = 4 MSPS

= FPGA

100 cycles

$$y(n) = \sum_{k=0}^{M-1} h_k x(n-k)$$

$$y(0) = 0$$
 ALGORITMO  
for k = 1 to M do  
 $y(k) = y(k-1) + h(k)*x(k)$   
end  
 $y = y(n)$ 

#### **Unfolded FIR** ≡ Paralelo



#### **Folded FIR ■ Secuencial**





### **Arquitecturas Paralelas**

- ⇒Frecuencia de muestreo (fs) = Frequencia de reloj (fclk)
- ⇒La arquitectura necesita tantos recursos como operaciones tiene el algoritmo
- ⇒Se obtiene un resultado cada ciclo de reloj
- ⇒Un registro equivale a un retardo de una muestra temporal



### **Arquitecturas paralelas**

#### Modelo Matlab de un Filtro FIR

#### Filtro FIR de M-etapas

$$y(n) = \sum_{k=0}^{M-1} h_k x(n-k)$$
 1 clock cycle

#### **Modelo Matlab:**

$$y(i)=x(i)*h(j)+x(i-1)*h(2) + \cdots + x(i-(M-1)*h(M-1);$$

#### En cada ciclo de reloj:

- Se multiplican M datos por M coeficientes
- Los resultados de las multiplicaciones se suman

#### **Requisitos Hardware:**

- M multiplicadores
- M-1 sumadores
- M-1 registros para los datos de entrada
- M registros para los coeficientes

### Estructuras para implementar filtros FIR

$$y(n) = \sum_{k=0}^{3} h_k x(n-k)$$
 ¿Alguna diferencia?

#### Forma directa



X=Xe2<sup>-x</sup> (Nx bits) H=He2<sup>-h</sup> (Nh bits) P<sub>j</sub>=X<sub>i</sub>·H<sub>j</sub> (Nx+Ng bits) Ng=log<sub>2</sub>(Ge), Ge=G\*2<sup>h</sup>

t<sub>c</sub>=t<sub>mult</sub>+ (M-1)t<sub>add</sub> Nx-bit registers

#### Forma traspuesta



t<sub>c</sub>=t<sub>mult</sub>+ t<sub>add</sub> (Nx+Ng)-bit regist. Broadcast (↑ fan-out)

### Aprovechando las propiedades de los algoritmos

Los filtros FIR de fase lineal poseen coeficientes simétricos Se puede aprovechar para reducir el número de multiplicadores

FIR simétrico de N-etapas (Ej. N=8)

$$y(n)=h_0x(n)+h_1x(n-1)+h_2x(n-2)+h_3x(n-3)+h_4x(n-4)+h_5x(n-5)+h_6x(n-6)+h_7x(n-7)$$



$$y(n)=h_0[x(n)+x(n-7)]+h_1[x(n-1)+x(n-6)]$$
  
+ $h_2[x(n-2)+x(n-5)]+h_3[x(n-3)+x(n-4)]$ 



### Aprovechando las propiedades de los algoritmos

Algunos filtros poseen coeficientes nulos

→ no es necesario implementar esos mult.

$$h_1 = h_{11}$$
  $h_3 = h_9$   $h_5 = h_7$   
 $h_6 = 0.5$   
 $h_0 = h_{12} = 0$   $h_2 = h_{10} = 0$   $h_4 = h_8 = 0$ 

#### Filtro MediaBanda





### Precisión finita en filtros FIR

#### **Coeficientes:**

- Afecta al valor de los ceros
  - ✓ Modifica la respuesta en frecuencia
- Reducción de precision válida mientras se cumpla la mascara de filtrado
- Utilizar "round" → mayor precisión
- Verificación HDL: Golden Model con coeficientes con precisión finta



#### Ruta de datos:

- Introduce ruido de cuantificación
- Usualmente, recorte de precision solo a la salida del filtro
  - ✓ Los bloques DSP de los FPGA: mult + sumador de ancho grande
    - Xilinx Virtex DSP48: 25x18bits + 48 acc
    - Altera Cyclone V Variable DSP: 18x18bits + 44 acc
- Se suele usar "floor" para no incrementar recursos
  - ✓ Algunos bloques DSP posibilitan la implementación de redondeo final

### Segmentando los flujos de datos

#### **Grafo de flujo de datos**



#### **Ejemplo:**



### Segmentando los flujos de datos



### Retiming

Cambiar la ubicación de registros sin modificar el algoritmo

- ⇒ Transformar la arquitectura → adaptarla a bloques DSP
- ⇒ Reducir el camino crítico

Ej. Reducción del camino crítico:  $y(n)=x(n)+A\cdot x(n-1)$ 

$$T_p = t_{\text{mult}} + t_{\text{sum}}$$

#### **Pipelining** • 2 registros • añade 1 ciclo de latencia

x(n)

#### Retiming



¡No aumenta la latencia!

#### **Forma Directa**



#### **Forma Directa**





#### **FIR Simétrico**



#### **FIR Simétrico**



#### **FIR Simétrico**



#### Xilinx DSP48E



Altera \_Cyclone V DSP Block configurado como Filtro sistólico de 18 bits





#### **FIR Simétrico**



Altera \_Cyclone V DSP Block configurado como filtro sistólico de 18 bit

### Procesado entrelazado

- Aplicaciones en las que se requiere aplicar el mismo procesado a múltiples flujos de datos independientes
  - Modulaciones digitales (ramas I y Q)
  - Interfaz de algunos conversores AD y DA



### Procesado entrelazado

#### **Escalado temporal**

$$H(z) = h_0 + h_1 z^{-1} + h_2 z^{-2} + h_3 z^{-3}$$



$$H_s(z) = H(z^2)$$
  $H_s(z) = h_0 + h_1 z^{-2} + h_2 z^{-4} + h_3 z^{-6}$ 



### Procesado entrelazado

$$H_{S}(z) = H(z^{2})$$





 ${}^{ullet} H(z^N) o N$  flujos de datos se pueden procesar a fs= $f_{clk}/N$ 

- FPGA actuales → fclk\_max< 500-600 MHz</li>
   ✓ en Cyclone IV fclk\_max= 250 MHz
- Diseños grandes / FPGAs congestionada → difícil mantener una ruta de datos a fclk\_max
- Aplicaciones que requieren el procesado de señales con BW grande → fs> fclk\_max
   Comunicaciones ópticas
   Procesado digital de señales de RF
   Microscopía con ultrasonidos
- Paralelización → el flujo de datos se divide en P flujos que se procesan a una fclk=fs/P
- Bloques IO de FPGAs → recursos para gestionar I/O a fclk altas y conversión a N flujos
  - ✓ Conversores P/S y S/P (SERDES: SERializer/DESserializer)
  - ✓ PLLs
  - ✓ Delays

• Ej: ADC 1 Gsps



- $\Rightarrow$ Frecuencia de muestreo (fs) > Frecuencia de reloj (fclk)  $\rightarrow$  fs=P·fclk
- ⇒La arquitectura necesita unas P veces los recursos que se requieren para implementar todas las operaciones del algoritmo
- ⇒Se obtienen P resultados en cada ciclo de reloj
- ⇒Un registro equivale a un retardo de P muestras temporales





#### ⇒Métodos de diseño:

- En el **tiempo** → ↑ complejidad de diseño eimplementación, ↓recursos
- En z mediante la transf. polifásica → ↓ complejidad, ↑recursos

#### Método de diseño en el tiempo:

Ej. Filtro FIR de 3 etapas paralelizado por P=2

$$y(n) = h0 \cdot x(n) + h1 \cdot x(n-1) + h2 \cdot x(n-2)$$



 $y(2k) = h0 \cdot x(2k) + h1 \cdot x(2k-1) + h2 \cdot x(2k-2)$  $y(2k+1) = h0 \cdot x(2k+1) + h1 \cdot x(2k) + h2 \cdot x(2k-1)$ 





- 1) Evaluación y(n). en n=P·k, P·k+1, P·k+2,...,P·k+P-1
- 2) Implementación en paralelo cada ec.

#### Método de diseño basado en la descomposición polifásica:

- Aplicación de la descom. en P fases a X(z), H(z) e Y(z) 1)
- Cálculo de  $Y(z)=H(z)\cdot X(z)$
- Implementación en paralelo la ec. de cada fase de Y(z)



#### Ej. Filtro FIR de 3 etapas paralelizado por P=2

Descomp. polifásica en P=2 fases:

$$X(z)=x_0+x_1z^{-1}+x_2z^{-2}+x_3z^{-3}=(x_0+x_2z^{-2})+z^{-1}(x_1+x_3z^{-2})=X0(z^2)+z^{-1}X1(z^2)$$

1) 
$$\begin{cases} X(z)=X0(z^2)+z^{-1}X1(z^2) \\ H(z)=H0(z^2)+z^{-1}H1(z^2) \\ Y(z)=Y0(z^2)+z^{-1}Y1(z^2) \end{cases}$$

1) 
$$\begin{cases} X(z) = X0(z^2) + z^{-1}X1(z^2) \\ H(z) = H0(z^2) + z^{-1}H1(z^2) \\ Y(z) = Y0(z^2) + z^{-1}Y1(z^2) \end{cases}$$
 2) 
$$\begin{cases} Y(z) = H(z)X(z) = [X0(z^2) + z^{-1}X1(z^2)] \cdot [H0(z^2) + z^{-1}H1(z^2)] = \\ = X0(z^2)H0(z^2) + z^{-1}X0(z^2)H1(z^2) + z^{-1}X1(z^2)H0(z^2) + z^{-2}X1(z^2)H1(z^2) = \\ = Y0(z^2) + z^{-1}Y1(z^2) \end{cases}$$

$$\begin{cases} Y0(z^2) = X0(z^2)H0(z^2) + z^{-2}X1(z^2) H1(z^2) \\ Y1(z^2) = X0(z^2)H1(z^2) + X1(z^2)H0(z^2) \end{cases}$$

Ej. Filtro FIR de 3 etapas paralelizado por P=2

2) 
$$\begin{cases} Y0(z^2) = X0(z^2)H0(z^2) + z^{-2}X1(z^2)H1(z^2) \\ Y1(z^2) = X0(z^2)H1(z^2) + X1(z^2)H0(z^2) \end{cases}$$





Ej. Filtro FIR de 3 etapas paralelizado por P=2

El área de un filtro FIR paralelo puede reducirse explotando las características de la estructura





### **Conclusiones**

- Estudio, diseño e implementación de Arquitecturas Paralelas
- Técnicas para mejorar las prestaciones de los circuitos y adaptar sus estructuras para implementarlas en distintos dispositivos
   FPGA
- Uso eficiente de los recursos DSP de las FPGA de Xilinx y Altera
- Técnicas de Paralelización de algoritmos



# Arquitecturas Paralelas

Procesado Digital de la Señal en FPGA